## processor.cfg

// 0 -> 0o0 || 1 -> Superscalar In-order
SUPERSCALAR\_IN\_ORDER = 1;

Se ativo, IN\_ORDER precisa ser 0! No fim, esse é menos restritivo que o IN\_ORDER.

Coloca uma dependência entre cada instrução e sua próxima.

• Isso é feito no estágio de **decode**, adicionando uma leitura à primeira uop e uma escrita à

 Basicamente é adicionado um registrador de link o que é utilizado para dependências entre uops)

o UOP\_LINK\_REGISTER = RAT\_SIZE - 1 (Register to link uops)

## processor\_t

bool SUPERSCALAR\_IN\_ORDER;

INSTANTIATE\_GET\_SET(bool, SUPERSCALAR\_IN\_ORDER)

## processor\_t::allocate

if (cfg\_processor.exists("SUPERSCALAR\_IN\_ORDER"))

int32\_t superscalar\_in\_order =cfg\_processor["SUPERSCALAR\_IN\_ORDER"];
set\_SUPERSCALAR\_IN\_ORDER(superscalar\_in\_order ? true : false);
assert (!IN\_ORDER || !SUPERSCALAR\_IN\_ORDER);

{ set\_SUPERSCALAR\_IN\_ORDER(false); }

## processor\_t::decode

Logo antes de cada:
statusInsert = this->decodeBuffer.push\_back(new\_uop);

Adicionar: // \*\*\*\*\*\*\*\*\*\*\*\*

// SUPERSCALAR IN ORDER processor if (SUPERSCALAR\_IN\_ORDER) {
 if (uops\_created == 1) {

for (uint32\_t i = 0; i < MAX\_REGISTERS; i++)

if (new\_uop.read\_regs[i] == POSITION\_FAIL)

new\_uop.read\_regs[i] = UOPS\_LINK\_REGISTER;

} else if (uops\_created == num\_uops) {

for (uint32\_t i = 0; i < MAX\_REGISTERS; i++) if (new\_uop.write\_regs[i] == POSITION\_FAIL)

new\_uop.write\_regs[i] = UOPS\_LINK\_REGISTER;

break;

// \*\*\*\*\*\*\*\*\*\*\*\*\*